## 表面再構成制御成長法を用いた Si 基板上 InSb 系超高速デバイスの作製と評価

研究代表者 理工学研究部(工学) 前澤 宏一

Source

## (1) プロジェクトの背景・目的

2005年のIEEE International Electron Devices Meeting(IEDM)において、図1のようなInSb を用いたロジックLSI向けトランジスタが発表された。非常に高い電子移動度と高い電子飽和速度

を持った InSb をチャネル層に用いた超低電圧駆動 FET で ある。これをきっかけに全世界で Sb 系材料が注目されるよう になり、高速トランジスタを実用化しようとする動きが加速した。 Si のような安定な絶縁膜を持たない InSb をデバイスへ利用、 さらには微細化する上で大きな問題となるリーク電流の抑制 を如何に解決するかが現在の課題であり、10 年後の実用化 を目指して研究開発が進められている。今回インテルによっ て報告された InSb を用いたトランジスタ(QW-FET)は半絶縁 性 GaAs 基板上に作製されたものであるが、ポスト Si-CMOS

を考えれば、従来の Si-LSI 技術の利用や、素子作製コスト削減の観点からも Si 基板上での InSb を利用したデバイスの作成技術の確立は極めて重要である。

我々はこれまでに、Si 基板上の In や Sb 吸着による表面再 構成構造と InSb のヘテロエピタキシャル成長の関係に注目 し、堆積の極初期段階の表面再構成構造がその後の InSb のヘテロエピタキシャル成長に大きな影響を及ぼすことを明 らかにしてきた。特に、ある条件の下で In と Sb を Si(111)基 板上に 1 原子層(ML)程度吸着させた場合、その上に成長さ せた InSb 薄膜は Si 基板に対して 30°回転することを発見し た。図 2 のように面内で 30°回転すると格子不整合が約 3.3% に軽減されるため、InSb/Si 界面における転位の発生が大幅 に抑制され、結晶性、電気的特性の向上が期待される。これ はエピタキシャル成長が困難とされる InSb/Si 系において、



Gate

Drain

LM: Lattice Mismatch nominal LM:3.3% unit cel of R30° InSb 30° LM:19.3% unit cell of Si

図2格子不整合緩和の模式図

高品質の薄膜を得るための非常に重要な発見である。本研究は、この表面再構成制御成長法を 用いて高品質な InSb 量子井戸構造を Si 上に形成し、それを高速トランジスタに応用しようとする ものである。

## (2) 研究成果

これまで作製してきた InSb 薄膜は、図3の SEM 像のよう に、膜表面に内部の転位によるものと思われるクラックが多 数見られた。このクラックは AllnSb 薄膜ではより顕著に表れ、 これによりキャリアの発生源となる転位が膜中に大量に入っ ていることが考えられた。このため、今年度は、このクラッ



図 3 試料表面の SEM 像

クの減少、つまり転位密度の低減を図るため、2 段階成長における 1 層目の成長条件の最 適化を試みた。詳細はポスドクの Sara さんの報告を見ていただくとして、結果として。1 層目の成長条件の最適化により、Si(111) 基板上に成長した膜厚 1µm の InSb 薄膜におい て、38,000cm<sup>2</sup>/Vs という高い室温電子移動度が得られた。これは、GaAs 等の異種材料を 用いず Si 基板上に直接成長した InSb 薄膜の移動度としては非常に高いものであり、これ まで作製してきた試料と比較しても 2 倍近い値である。

高い電子移動度を持つ薄膜を作製できるようになったが、この測定値は膜全体の平均で

あり、界面から遠い膜表面付近ではさらに移動度が高い可能性がある。そこで、ステップホール測定という方法で、 移動度の成長方向分布を調べることにした。この方法では、 図4のように、パターニングし電極を形成した試料をクエン酸系のエッチング液で削りながら測定を繰り返すことで、図4測定用試料パターニング 測定前後の測定結果から削った部分のキャリア濃度と移動度を類推する。計算には以下の 式を用いた。

$$n = \frac{1}{e(d2 - d1)} \times \frac{(\sigma 2 \times d2 - \sigma 1 \times d1)^2}{R_H 2 \times (\sigma 2)^2 \times d2 - R_H 1 \times (\sigma 1)^2 \times d1}$$

$$\mu = \frac{R_H 2 \times \sigma 2^2 \times d2 - R_H 1 \times \sigma 2^2 \times d1}{d2 \times \sigma 2 - d1 \times \sigma 1}$$

計算の際、測定結果のばらつきが計算結果に大き く影響するため、図 6 のように近似曲線を求めて、 曲線上の値を用いて μ と n を計算した。

図7に初期の In 誘起表面再構成構造が、√7×√3-In、 2×2-In、√3×√3-In の試料の移動度およびキャリア濃 度の膜厚依存性を示す。それぞれの試料の膜厚 1µm での移動度は 38,000cm<sup>2</sup>/Vs、 28,000cm<sup>2</sup>/Vs、 22,000cm<sup>2</sup>/Vs であった。図において膜厚 0µm は Si 基板との界面を表す。移動度は Si 基板との界面に近



図 5 ステップホール測定概略図



図6計算に用いた近似曲線

づくにつれて減少していき、0.2µm 程度では、いずれの試料も 10,000cm<sup>2</sup>/Vs 以下となっている。これは界面付近の転位等による散乱の影響と考えられ、界面付近でのキャリア濃度急激に増加と符合する。

図8に上の2式を用いて計算した、移動度とキャリア濃度の界面からの距離との関係の グラフを示す。このグラフからは、界面からある距離離れた部分近傍のみの移動度、ある いはキャリア濃度が分かる。これらの図から、初期の表面再構成構造として√7×√3-Inを用 いて作製した試料表面近傍の移動度が 61,000cm²/Vs とバルクに匹敵するほど高い値とな っていることが分かる。また、キャリア濃度も真性キャリア濃度に非常に近い。また、界 面から 0.2µm 付近の移動度が、いずれの試料も 20,000cm²/Vs 前後と非常に高く、界面近 傍の結晶性や電気特性の向上が、膜全体の電気特性の向上に起因していると考えられる。





非常に結晶性、電気特性の優れた InSb 薄膜が得られたので、InSb を用いた FET の実現可能性を確認するため、図9のよう な InSb-MOS ダイオードを試作した。 Atomic Layer Deposition(ALD)法を用いて 厚さ 30nm のアルミナ(Al<sub>2</sub>O<sub>3</sub>)膜を堆積させ、 電極を形成し、120Hz と 100KHz の信号周 波数で C-V 特性の測定を行った。



数で C-V 特性の測定を行った。 図 9 InSb-MOS diode の概略図(左)と外観(右) 測定結果を図 10 に示す。図 10(a)を見ると、蓄積、反転が起こっていることがはっきり と確認でき、また、2.5V 印可時の容量が Al<sub>2</sub>O<sub>3</sub>の誘電率を 10 と仮定したときの蓄積状態 に近い値をとっている。これらのことから表面のフェルミレベルをゲート電圧によって動 かすことができていることが分かる。また、ヒステリシスが小さいことから界面準位密度 が小さいと分かる。しかし、中心部の変化が予想される 40%よりも小さい(10%程度)。こ れは、InSb の狭いバンドギャップによる高い生成/再結合速度のため界面準位の応答が速 いことが原因と考えられる。また、100kHz という高周波でも反転が確認されるが、こち らも高い生成/再結合速度のため、また、今回ノンアロイの電極を用いたことにより、逆バ イアスを印可すると、正孔が注入され空乏化しないものと考えられる。このため、生成/ 再結合速度を遅くするため、液体窒素温度で同様に C-V 測定を行った(図 10(b))。図 10(b) を見ると、中心分の変化が大きくなり、非対称の特性になったことから、空乏化が見える くらいに界面準位の応答が遅くなったことが分かる。



図 10 InSb-MOS ダイオードの C-V 測定結果

今回はノンアロイ電極を用いて、試料を作製したが、Sn を用いて n 型電極を形成する ことで正孔の注入を押さえることを検討する必要がある。また、InSb の MOS 型のトラン ジスタの場合、Off できないと考えられるので、AllnSb/InSb 量子井戸構造を作製する必要 があると考えられる。このため、バリア層となる AllnSb 層の高品質化(キャリア濃度の低 減)が今後の課題である。

【発表論文】4編(掲載決定のものを含む)

【国内学会】3件【国際学会】5件【共同研究】2件(3) プロジェクト成果(特許、企業、技術移転等)

(4) プロジェクト成果の応用・効果・構想(企業計画、市場での応用・効果・特許化構想) 今後、InSbを用いた QW-FET 等 InSb 系のデバイス作製に対する研究過程において、こ の膜成長法に最適なデバイス製造法等で特許を取得できると考えている。

(5) 利用施設

高出力・高分解能 X 線回折システム(薄膜材料解析装置部:ATX-E) 利用内容:結晶性評価、 利用頻度:約20h/月